亚洲国产精品久久久久久久久,久久久精品99,久久久久久久久一区二区,久久久久久久久久久精,99久久精品国产91久久久,国内精品久久久久久久久久,久久9久

DDR測試,開放式硬件實驗室

單價: 面議
發(fā)貨期限: 自買家付款之日起 天內(nèi)發(fā)貨
所在地: 直轄市 上海
有效期至: 長期有效
發(fā)布時間: 2023-12-20 02:06
最后更新: 2023-12-20 02:06
瀏覽次數(shù): 205
采購咨詢:
請賣家聯(lián)系我
發(fā)布企業(yè)資料
詳細(xì)說明
DDR測試,開放式硬件實驗室


  DDR3相較于DDR2而言主要有如下幾個特點:
  1.突發(fā)長度(Burst Length,BL):由于DDR3的預(yù)取為8bit,突發(fā)傳輸周期(Burst Length,BL)也固定為8,而對于DDR2和早期的DDR架構(gòu)系統(tǒng),BL=4也是常用的,DDR3為此增加了一個4bit Burst Chop(突發(fā)突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數(shù)據(jù)突發(fā)傳輸,屆時可通過A12地址線來控制這一突發(fā)模式。需要指出的是,任何突發(fā)中斷操作都將在DDR3內(nèi)存中予以禁止,且不予支持,取而代之的是更靈活的突發(fā)傳輸控制(如4bit順序突發(fā))。
  2.尋址時序(Timing):就像DDR2從DDR轉(zhuǎn)變而來后延遲周期數(shù)增加一樣,DDR3的CL周期也將比DDR2有所提高。DDR2的CL范圍一般在2~5之間,而DDR3則在5~11之間,且附加延遲(AL)的**也有所變化。DDR2時AL的范圍是0~4,而DDR3時AL有三種選項,分別是0、CL-1和CL-2。DDR3還新增加了一個時序參數(shù)-寫入延遲(CWD),這一參數(shù)將根據(jù)具體的工作頻率而定。


------------------------------------

相關(guān)開放式產(chǎn)品
相關(guān)開放式產(chǎn)品
相關(guān)產(chǎn)品
 
夏河县| 吉林省| 雷山县| 海伦市| 津南区| 伊川县| 喀喇沁旗| 巴塘县| 辽宁省| 精河县| 新乡市| 阜阳市| 景宁| 确山县| 尼勒克县| 阳高县| 望奎县| 荣昌县| 宝丰县| 肥城市| 正安县| 江川县| 通城县| 宁安市| 清流县| 孙吴县| 轮台县| 山东省| 东乡族自治县| 嵩明县| 乌兰浩特市| 塔城市| 福鼎市| 兰州市| 静乐县| 古丈县| 宁陕县| 蚌埠市| 昭通市| 清镇市| 遵义县|